## ERT Refleksjonsnotat 17-18 Uke 43

Navn: Lars André Roda Jansen

Dato:

## Læringsutbytte:

## Tre på topp ERT-17:

1. Design og oppbygging av adressekoder og RAM

Dekoderen benyttes sammen med en RAM-minnecelle for å kunne bestemme hvilket word w skal beynttes for å hente ut verdier fra minnecella

En RAM-minnecelle er en enhet som består av en samling av minner som kan lagre én verdi hver. Den brukes for å kunne lagre bit tilstander.

2 invertere koblet sammen lager en minnecelle fordi de vil holde på hverandres tilstand helt til en sterk not spenning blir påført de.

2. Kombinatorisk logikk med oppslagstabell

En oppslagstabell er en tabell som du kan se på dine inngangsverdier og få ut ett svar på en utgangsverdi

De kan realiseres ved å se på den boolske algebraen som trengs for å kunne skape 1-resultatene i oppslagstabellen, akkurat som i en sannhetstabell.

Fordelen med å bruke oppslagstabell er att det er umulig å gjøre regnefeil når du har alle svarene gitt alle mulige innverdier.

3. Svitsj-modell med motstander

Motstanden i minnecellen påvirket vår evne til å endre tilstanden i minnecellen med att jo høyere den var, jo høyere kunne vår inngangsverdimostand R\_N være.

Driveren sin evnte til å endre innholdet i minnecella hadde vært umulig fordi vi hadde måtte hatt en inngangsmotstand R\_N < 0 som ikke funker.

## Tre på topp ERT-18:

#### 1. Synkron

Ett system er synkront når dens signaler skifter verdier samtidig. Fordelen med dette er att du ikke må ta hensyn til tiden ting bruker på å utregne, noe som kan føre til «Data-hazards (lol)»

## 2. D-vippe

Trekantsignalet betyr nok att vi bare bryr oss om når signalet endres fra 0 til 1 og ingenting annet

Det som må til for att Q skal bli lik inngangen D er att CLK skal gå fra 0 til 1

Hensikten med EN er å kunne bestemme når vi vil att Q skal kunne endre verdi, og hensikten med reset er for å kunne sette Q som null om det skulle ønskes. EN kan bli implementert med en MUX eller en CMOS og PMOS, samme med resetten.

#### 3. Teller

Telleren blir satt til 0 om den når sin maksimale verdi. Den er både kombinatorisk og synkron fordi den inneholder en adder som er kombinatorisk og ett register som er synkront.

#### Bilder:

Bilder...

Hvor langt (hvilken oppgave) kom du i løpet av fredagen?

Tekst...

#### Hva lurer jeg på?:

Parabitgenerator (fått svar yippi)

# ERT 17 Oppgave 1





b) Trenger 3 adressebit for å kunne skape 8 ulike signaler

Oppgave 2 Ordlengden til dette Ram-minnet er på 8 bit

# Oppgave 3 a & b)

| a) | A             | R          | $\mathcal{C}$   | A | $\bar{\mathcal{B}}$ | $\overline{\mathcal{C}}$ | $\omega_{\!\scriptscriptstyle o}$ | $\omega_{\iota}$ |
|----|---------------|------------|-----------------|---|---------------------|--------------------------|-----------------------------------|------------------|
|    | C             | $\bigcirc$ | Q               | ( | l                   |                          | l                                 | B                |
|    | $\circ$       | 0          | l_              | 1 | 1                   | O                        | 0                                 |                  |
|    | (             | l          | $ \mathcal{O} $ |   | O                   | 1                        | 0                                 | O                |
|    | $\mathcal{O}$ | l          | 1               |   | 0                   | 0                        | B                                 | 0                |
|    | Ĩ             | 0          | 0               | C | l                   | [                        | 0                                 | 0                |
|    | j             | 0          | l               | 0 | ı                   | ೮                        | 0                                 | 0                |
|    |               |            | 0               | 0 | 0                   | 1                        | 0                                 | Ø                |
|    | L L           | l          | l               | 0 | 0                   | 9                        | Ď                                 | Ŏ                |

a)





Det må være lagret et partall mengde med 1-ere i w\_0-w\_7 for att P skal gi ut riktig verdi

 $w_0 = 0$ 

 $w_1 = 1$ 

 $w_2 = 1$ 

 $w_3 = 0$ 

 $w_4 = 1$ 

 $w_{5} = 0$ 

 $w_6 = 0$ 

 $w_{-}7 = 1$ 

# Oppgave 6

Det er bare fire styresignaler fordi hver styresignal inneholder 8 verdier.







a)

Driveren må være i 0 for att vi skal kunne skrive noe nytt på minnet.



a)



**ERT 18** Oppgave 1 CLK D Q D CLK Oppgave 2

s\_7 er ikke ferdig utregnet innen den tiden fordi den består av en rekke av fulladderere, hvorfor den bytter om att fort vet jeg ikke. Vi har et register ved slutten fordi vi vil att resultatet skal være synkronisert.







Får ikke testa om den funker pågrunn av forbanna CLK <a href="https://tinyurl.com/287ada5v">https://tinyurl.com/287ada5v</a>

## Nøtt

Det er ikke nødvendigvis en pålitelig løsning fordi vi bryr oss om når CLK endrer til 1, og når AND-gaten gårbare i gjennom når EN og CLK er 1, så kan det være att D inngangen har endret tilstand innen AND-gaten er ferdig «prosessert»